Letter of self recommendation
—— 博学、审问、慎思、明辨 ——
PERSON RESUME
基本信息
176000176000
26岁
本科
176000176000
me@huanzhucv.com
姓名
幻主简历
主导多个SoC芯片关键IP设计与集成,一次流片成功,性能达业界领先水平。
求职意向
全职
soc数字电路设计工程师
广州市
面议
一周内时间
教育背景
202x年x月 - 202x年x月
成都理工大学
电气工程及其自动化(本科)

学习情况:本科

报考信息
初考成绩
总分
总分成绩
工作经验
202x年x月 - 202x年x月
XX有限公司
Soc数字电路设计工程师

  • 完成FPGA各位流下载调试(软件仿真),完成FPGA各模块的位流下载调试,包括BRAM,DCM,Multipliers,SLICE,I/O互联线资源等;

  • 完成了FPGA下载电路模块验证的代码覆盖率;
  • 带领小团队完成FPGA软件的Debug及各模块的验证,包括FPGA的各个模块,本人主要负责DCM,Multipliers;
  • 参与FPGA设计Platform XCF32P的需求分析,完成了配置JTAG接口和控制模块的设计代码;
  • 基于Andes D108核的SOC语音芯片,负责项目的SOC Integration相关的工作,Chip Integration/Simulation;
  • 负责电路模块的逻辑分析和验证,参与DSP芯片设计,主要负责外设接口单元的设计和验证任务;
  • 根据模块和芯片文档,撰写验证计划文档。

202x年x月 - 202x年x月
XX有限公司
Soc数字电路设计工程师

  • 主要从事以8051为核心的mcu core的设计工作,主要任务为:搭建初始的8051的自动化仿真平台,之后根据需求对原来的soc进行了修改和精简,使其更为系统化,主要修改了program memory, data memory;

  • data memory中寄存器的映射;
  • 在Linux下使用nrn搭建了fpga的仿真平台;
  • 实现了8051大于64K程序的编程方法和验证;
  • 实现了8051大于64K数据的访问方法和验证;
  • 带领小团队完成FPGA互联线延时参数的提取,此延时参数是FPGA软件做静态时序分析时所需的库。


实习经验
项目经验
202x年x月 - 202x年x月
xxx项目经验案例
数字电路设计工程师

该芯片为国内首款支持音频Codec的超低功耗BLE蓝牙芯片,完全兼容SIG 4.2协议标准,并支持SIG Mesh,最严产品应用于智能家居、穿戴式设备及其它相关物联网应用领域;负责产品基本功能定义,Soc架构实现定义,低功耗电源域的划分及研发过程中的数字SoC的集成及验证支持;同时,跟踪芯片设计各个部门的研发进度及模拟射频与软件实现接口定义。全程参与该项目的立项、研发、生产、测试及客户方案支持。

校园经历
荣誉奖项
自我评价
技能特长
篇幅不要太长,注意结合简历整体的美观度,我的技能特长应做到突出自身符合目标岗位要求的“卖点”,避免过多使用形容词,而应该通过数据及实例来对自身价值进行深化。
添加技能特长
兴趣爱好
篇幅不要太长,注意结合简历整体的美观度,我的技能特长应做到突出自身符合目标岗位要求的“卖点”,避免过多使用形容词,而应该通过数据及实例来对自身价值进行深化。
添加兴趣爱好
其他

语言能力:普通话二级甲等证书

技能:Soc, Word, Fpga, Excel, Linux,需求分析,办公软件,电气工程

数字电路设计工程师技术简历模板

封面样式
封面样式
自荐信样式
主题颜色
  • #

    专业简历模板,超适合求职的简历设计,有内容参考,简历工具(高效-便捷-实用),操作简单,大家可以轻松制作出优秀简历,在求职中脱颖而出。

    使用此模板

    支持导出、打印、云端保存、分享转发。

    支持手机、微信公众号编辑简历。

    支持一键换模板、一键调间距。

    支持一键发送简历到指定邮箱。

    支持各种格式文件一键导入简历。

    支持简历封面、自荐信、多页简历。